- 更多网络例句与移位寄存器相关的网络例句 [注:此内容来源于网络,仅供参考]
-
The train positioning technology based on absolute position encoding is proposed. The absolute positions of the rail track are encoded with the m sequence. The biconditional markers placed on the rail track are detected sequentially by the train-borne reader. The exclusive position code consists of the binary information in the shift register. The absolute train positioning information can be extracted by decoding this position code.
利用m序列(最大周期线性反馈移位寄存器序列)对轨道线路上的绝对位置进行编码,当列车在线路上运行时,通过车载阅读器顺序检测设置在轨道线路上的二值标记,在不同位置上读到的标记在移位存储器中构成唯一的位置编码,以此位置编码值作为地址与车载阅读器所处位置的坐标信息相对应,就可以实现列车的绝对定位。
-
The shift register is a sequential logical circuit, which can store and shift binary digit information.
移位寄存器是用来寄存二进制数字信息,并能将存储的信息移位的时序逻辑电路。
-
If the clocks are connected together, the shift register state will always be one clock pulse ahead of the storage register.
如果时钟连接在一起,移位寄存器状态将永远是一个时钟脉冲领先的存储寄存器。
-
It is called a shift register because the data is shifted through the register by one bit position on each clock pulse.
这就是移位寄存器,因为数据在每一个时钟脉冲的作用下通过寄存器会移动一位。
-
The measured object can be found within a few milliseconds in the raster-scan image. 4 . Two lines delay for the processed image is implemented using two 128×8 shift registers with the configurable logic block in FPGA. A new fully pipelined bit parallel hardware architecture for Sobel edge detection is implemented with FPGA. Furthermore, it takes no more than 2ms to complete the edge detection of an image with 128×128 pixels.
视觉检测信号的前端处理技术 1、系统地分析了视觉检测算法层次性特点和计算特点,提出了提高视觉检测信号处理速度的基本方案:采用前端处理系统,自动识别被测物体在获取图像中的位置,并将真正有用的被测物体的边缘坐标值,提供给计算机,作进一步的高精度处理; 2、系统研究了实时图像硬件处理的设计基本方法,提出了基于FPGA的视觉检测信号的低级处理算法硬件实现模块化模型; 3、提出了一种新的基于FPGA的模板匹配并行模块化结构,解决了二维图像处理高带宽要求,在几毫秒内就可以在按扫描顺序输入图像中找到检测目标物体的位置; 4、采用FPGA内部的可配置逻辑块实现了128×8移位寄存器的设计,解决了大容量移位寄存器与FPGA内部寄存器数量之间的矛盾,实现了两行图像的延迟。
-
Therefore, it is necessary to study these parallel problems. For the linear register systems, this paper presents a (1, N) parallel method with uniform calculating formulas by using the method of matrix equations, and studies to simplify XOR circuits. Comparing with the existing parallel methods for linear shift registers, this method for linear register systems doesn't need to expand the transition matrix, and has the same calculations for arbitrary N, which reduces the complexity.
对一般的线性寄存器系统,本文应用向量矩阵方程的研究方法提出了一种通用的、具有统一计算公式的(1, N)并行方法,研究了其中异或电路的化简,相对于已有的线性移位寄存器的并行方法而言,本文提出的方法不需要扩展矩阵,对任意的N计算公式均是统一的形式,减少了问题复杂性,具有更广泛的应用范围。
-
When realizing on hardware, for an M×N UFPA, at any sampling time, a shift-register is used to store M data which is before the current sample data and the shift-register′s output is updated with the data which is at the same column while the upper row. Meanwhile, a common register is used to store the data which is at the same row while the previous column.
在硬件实现阶段,对于M×N的UFPA器件,在任意采样时刻,利用移位寄存器保存当前采样点之前的M个响应值,使其输出可实时更新为与采样点同列的上一个数据;同时,利用一般的寄存器实时保存与采样点同行的前一个数据,采用同帧行列间内插法实现无效像元的实时补偿。
-
The first thing you will notice is that the tunnel is replaced by a shift register.
首先你需要注意的是隧道被替换成移位寄存器,你也将注意到鼠标指针现在表现为移位寄存器指针。
-
Where this is the case, the register is called aserial, or shift, register.
在这种情况下,此寄存器叫做"串行或移位寄存器"。
-
In latching the feedback random bit sequences, the linear feedback shift register includes a plurality of bi-stable latches for linearly shifting a mixed random bit sequence outputted by an XOR gate, which is combined with the true random bit sequence.
在锁存所述反馈随机比特序列的过程中,所述线性反馈移位寄存器包括多个双稳态锁存器,其用于线性地移位由XOR门输出的混合随机比特序列,所述混合随机比特序列与真实的随机比特序列组合。
- 更多网络解释与移位寄存器相关的网络解释 [注:此内容来源于网络,仅供参考]
-
parallel shift register:平行移位寄存器
parallel shift 平行移动 | parallel shift register 平行移位寄存器 | parallel simulation 并行模拟
-
shift register:移位寄存器
3.2 D触发器构成T触发器和 触发器 本章小结 习题4 第5章 时序逻辑电路 5.1 概述 5.1.1 同步时序逻辑电路的分析 5.1.2* 异步时序逻辑电路的分析 5.2 寄存器(Register) 5.2.1 基本寄存器 5.2.2 移位寄存器(shift register) 5.3 计数器(
-
shift register sequence:移位寄存器序列
howlite 硅硼钙石 | shift register sequence 移位寄存器序列 | creep ratio 蠕变比, 塑流比
-
magnetic shift register:磁移位寄存器
magnetic shield 磁屏蔽 | magnetic shift register 磁移位寄存器 | magnetic signature 磁异常特征
-
bidirectional shift register:双向移位寄存器
移位寄存器 shift register | 双向移位寄存器bidirectional shift register | 计数器 counter
-
ccd shift register:电荷耦合移位寄存器
ccd readout 电荷耦合读出设备 | ccd shift register 电荷耦合移位寄存器 | ccfl 电容耦合式场效应晶体管逻辑
-
ccd shift register:电荷耦合移位寄存器iVJ中国学习动力网
ccd readout 电荷耦合读出设备iVJ中国学习动力网 | ccd shift register 电荷耦合移位寄存器iVJ中国学习动力网 | ccfl 电容耦合式场效应晶体管逻辑iVJ中国学习动力网
-
feedback shift register:反馈移位寄存器反馈移位寄存器
feedback shift register 反馈移位寄存器 | feedback shift register 反馈移位寄存器反馈移位寄存器 | feedback suppressor 反馈抑制器
-
shiftless register:无移位寄存器
shifting register 移位寄存器 | shiftless register 无移位寄存器 | shock absorber 缓冲器
-
sift register:移位寄存器
sift operation 移位运算 | sift register 移位寄存器 | sifter 移相器