英语人>网络解释>指令寄存器 相关的搜索结果
网络解释

指令寄存器

与 指令寄存器 相关的网络解释 [注:此内容来源于网络,仅供参考]

accumulator

累加器

一般来说,这种运算的目标是被称为"累加器"(accumulator)的专用寄存器,所有运算都靠更新累加器的状态来完成. 那么上面两条指令用C来写就类似:而对于VM来说,源架构的求值栈或者寄存器都可能是用实际机器的内存来模拟的,

arithmetical unit

运算器

运算器(Arithmetical Unit)的主要功能是完成对数据的算术运算、逻辑运算和逻辑判断等操作. 在控制器控制下,运算器对取自存储器或其内部寄存器的数据按指令码的规定进行相应的运算,并将结果暂存在内部寄存器或送到存储器中.

cache

高速缓存

3.2.3 寄存器数据转移(MOVE)指令3.2.11 高速缓存(Cache)控制指令为了避免总线冲突. 应该对异步存储器组控制寄存器中的转换时间(块切换时间)进行适当的编程.该功能允许软件设置按组连续访问的间隔周期数.

chunk

区块

这一术语也可能指计算机指令集的指令长度,或其它的数据项(如常见的 64 位双精度浮点数). 去掉进一步的条件,"64位"计算机架构一般具有 64 位宽的整数型寄存器,它可支持(内部和外部两者) 64 位"区块"(chunk)的整数型数据.

counter

计数器

CX也称"计数器"(Counter). 这个寄存器主要用于为循环指令(LOOP)计循环次数,也用于计数据移位的位数. 在"串处理"指令中也有应用. 后面的程序就是用CX为LOOP指令计数的.

DEC

(译码 )

对应的流水线结构分别为:取指(Ifet ch)、译码(Dec)、执行(Exec)、存储器操作(Mem)和写回寄存器(WB). 如图2所示,指令在流水线上顺序执行,但是同周期有五条指令相交迭. 所以采用流水线结构大大提高了指令的并行性,CPI近似等于1.

DST

目的地址

即使微处理器的内部寄存器之间的访问用1字节指令代码描述,当描述存储器或I/O地址(目的地址(dst)或源地址(src))时,指令代码至少为2个字节. 第1个字节称为操作码,并且当微处理器读取该操作码时,操作过程即为操作码的获取.

pipelining

流水线操作

它的关键技术在于采用 流水线操作(Pipelining),和等长指令体系结构,使一条指令可以在一个单独操作中完成, 从而实现在一个时钟周期里完成一条或多条指令.同时 RISC 体系还采用了通用快速寄存器 组的结构,大量使用寄存器之间的操作,

TCK

外部测试时钟

移位寄存器由外部测试时钟(TCK)来提供时钟. 为了给电路提供激励,测试位移入到寄存器中. 即所谓的测试向量. 当执行Idcode时,对永久储存在32位识别寄存器中的设备识别码进行扫描输出. 当运行Bypass指令时,TDI通过1位旁路寄存器连接到TDO.

Gates

门电路

所谓微代码,或者微指令,是处理器内部最小的操作原语,控制着诸如门电路(gates)开关等专门动作,和组成一条指令的微操作的序列. 例如,对于一个加法"ADD"的简单动作,微代码可以决定接受哪两个寄存器或总线为输入,输出到什么总线或者寄存器里,

第5/6页 首页 < 1 2 3 4 5 6 > 尾页
推荐网络解释

favourably:顺利地

favourable 赞成的 | favourably 顺利地 | favoured 受优惠的

Oh, God! This is so nerve-racking. How do you do this:老天,这真是折磨人你是怎么习惯的

Me too.|我也是 | Oh, God! This is so nerve-racking. How do you do this?|老天,这真是折磨人你是怎么习惯的? | Fortunately, I don't get many callbacks, so...|我过关的经验不多,所以

beachside:海滩边的

luxury 豪华的 | beachside 海滩边的 | plunge pool 游泳池