寄存
- 与 寄存 相关的网络解释 [注:此内容来源于网络,仅供参考]
-
accumulator
累加器
一般来说,这种运算的目标是被称为"累加器"(accumulator)的专用寄存器,所有运算都靠更新累加器的状态来完成. 那么上面两条指令用C来写就类似:而对于VM来说,源架构的求值栈或者寄存器都可能是用实际机器的内存来模拟的,
-
ADS ADdResSeD
编址
ADR ADdRegister 添加寄存器,加法寄存器 | ADS ADdResSeD 编址 | ADR ADdRess 地址
-
ADI ADdImmediatetoaccumulator
立即添加到累加器
ADLIB ADaptiveLosslessdataCompression 自适应无损数据压缩 | ADI ADdImmediatetoaccumulator 立即添加到累加器 | ADR ADdRegister 添加寄存器,加法寄存器
-
arrears
欠款
"中央证券寄存处"(centralsecuritiesdepository)指管理局为施行本规例而核准的在香港的寄存处,或管理局为施行本规例而核准的在香港以外地方的寄存处或结算机构;"欠款"(arrears)指截至供款日为止仍未获支付的强制性供款;
-
pelican
模式
下面介绍SJA1000工作在增强CAN模式(PeliCAN)下的寄存器配置. 在初始化期间,芯片在复位模式(RESET MODE)时的寄存器配置如表1所列,在工作期间的运行模式(OPERATING MODE)下,部分寄存器的定义将有所更改,具体见表2.
-
pixel data
像素数据
注意:像素数据(pixel data)由像素着色器的输入和输出结构定义. 注意:从底层的观点来看,与变量语法的语义相关联的是硬件寄存器. 也就是说,输入变量与输入寄存器关联,输出变量与输出寄存器关联. 例如,
-
Vic
向量中断控制器
/* VLSI外设总线(VPB)分频寄存器 */* 向量中断控制器(VIC)的特殊寄存器 */UART0 Rx线状态(RLS),发送保持寄存器空(THRE)UART1 Rx线状态(RLS),发送保持寄存器空(THRE)
-
TCK
外部测试时钟
移位寄存器由外部测试时钟(TCK)来提供时钟. 为了给电路提供激励,测试位移入到寄存器中. 即所谓的测试向量. 当执行Idcode时,对永久储存在32位识别寄存器中的设备识别码进行扫描输出. 当运行Bypass指令时,TDI通过1位旁路寄存器连接到TDO.
-
index bar
指臂
index array ==> 变址寄存器组,变址数寄存器组 | index bar ==> 指臂 | index barricade register ==> 变址隔离寄存器
-
table base
工作台底座
table balance ==> 托盘天平,架盘药物天平 | table base ==> 工作台底座 | table base register ==> 表格基地址寄存器,表式变址寄存器,表式基址寄存器
- 推荐网络解释
-
antiquated law:兩- 過時的法例
anti-fraud 兩- 打擊欺詐 港- 打擊詐騙 台- 制止背信 | antiquated law 兩- 過時的法例 | anti-trust 兩- 反托拉斯;反壟斷 台- 反托拉斯;反獨佔;反壟斷
-
permutable:可排列
permutability 转置性 可置换性 换排性 | permutable 可排列 | permutate 重排列
-
Wilson Tong:导 演 唐伟成
◎导 演 唐伟成 Wilson Tong | ◎主 演 刘家辉 Chia Hui Liu | 卢惠光 Ken Lo